Jak "zakáže" Intel OC na LGA1160?
Již chvíli víme, že Intel chce zakázat zvyšování výkonu přetaktováváním na svě mainstreamové platformě založené na socketu LGA1160.
Procesory Lynnfield, Ibexpeak a Havendale budou omezeny v taktování jakýmkoliv způsobem. Jak toho Intel dosáhne? Podle nových zpráv jsou v celé platformě integrovány dva Phase-Locked Loop okruhy (co je PLL můžete dopodrobna zjistit např. na Wikipedii). Jeden z nich bude integrován přímo do procesoru, jako je tomu i teď. Druhý bude přítomen v PCH (Platform Controller Hub).
To sice samo o sobě nezní nějak zle, ale pokud se pokusíte zvednou takt procesoru, změní se i hodnota na na PLL generátoru v CPU a pokud se ta nebude shodovat s hodnotou v PCH, bude považována za korektní ta nepřetaktovaná (tedy v Platform Controler Hubu) a takt CPU se "restartuje" na defaultní nastavení.
S integrováním části severního můstku přímo do procesoru má výrobce procesorů mnohem větší vládu nad celým počítačem. Je otázkou, jak se k tomu postaví výrobci základních desek, jenž by teoreticky mohli vydat jakousi utilitu, která by zvládala změnit takty PLL generátorů jak v procesoru, tak v PCH.
Intel se tímto krokem pokusí dotlačit co nejvíce nadšenců k dražší platformě LGA1366. Je však dost možné, že část z nich se otočí ke konkurenci v podobě 45nm Phenomů X4.
Zdroj: Fudzilla