VIA: Vylaďte si svůj chipset na maximum | Kapitola 3
Seznam kapitol
Následující řádky jsou určeny čtenářům, které zajímá problematika ladění chipsetů VIA , zvláště pak těm, kteří se chtějí dozvědět více o nastavení VIA KT133/A chipsetu, VIA 691/693/693/693A/694X chipsetů a řešení možných problémů s deskami osazené VIA 686A/B a VT8233/A/C southbridge. Cílem tohoto článku je jednak co nejoptimálněji vyladit northbridge především registry týkající se paměťové propustnosti, PCI sběrnice, nastavení S2K timing control, BIU control a řešení problémů s 686B bug, a problémů týkajících se SBLive!, grafických střižen / TV Tunnerů.
SDRAM Settings for Registers 67-64 nastavení časování pamětí | |
7 Precharge Command to Active Command Period | |
0 |
TRP = 2T |
1 |
TRP = 3T - default |
6 Active Command to Precharge Command Period | |
0 |
TRAS = 5T |
1 |
TRAS = 6T - default |
5-4 CAS Latency | |
00 |
1T |
01 |
2T |
10 |
3T - default |
11 | R eserved |
3 DIMM Type | |
0 |
Standard |
1 |
Registered - default |
2 ACTIVE Command to CMD Command Period | |
0 |
2T |
1 |
3T - default |
1-0 Bank Interleave | |
00 |
No Interleave - default |
01 |
2-way |
10 |
4-way |
11 |
Reserved |